本设计方案中使用spll(软件锁相环)来生成双电极ecg放大中共模电力线干扰的同步参考。虽然用于ecg信号处理,但它可以很容易地适应各种必须进行频率同步的dsp应用。
基本spll结构由三个模块组成:相位检测器(phd),环路滤波器(lf)和数字控制振荡器(dco)(图1)。 中的输入信号 v 以数字形式处理:phd是乘法器 - 输出,两个信号的乘积:输入正弦波( f in )和dco正弦输出( f ref )。当低抖动是必须的时候,正弦波混频是最好的。
图1软件pll结构
lf及时整合phd输出数据并由于平均而提高分辨率,因此 m - 位宽dco输入可能大于 n - 位宽信号。
dco作为具有正弦输出的数字 - 频率转换器工作,必须能够匹配预期的输入频率范围。
spll的关键部分是环路滤波器。必须小心
,以便在适当的建立时间内提供稳定的系统响应。
spll的环路增益分析和设计方法在[1]中给出,其中显示了spll z 域转移函数可以使用后向差分 s -plane到 z -plane mapping。
spll控制循环由两个积分器组成:一个隐藏在dco中,另一个隐藏在lf中。由于lf积分器在环路中为第二个积分器提供服务,因此必须使用正向路径旁路以保持稳定性,如图2所示。这种拓扑结构的缺点是前向路径增加了dco输入端的剩余纹波,在dco输出端转换为抖动。使用梳状滤波器可以克服所有电力线谐波的问题。拒绝所有谐波的最简单的梳状滤波器是一个周期移动平均滤波器(平均器)[2]。将其添加到循环中可以大大减少dco输入处的剩余纹波,这是设计理念的核心。
图2循环滤波器结构
lf传递函数由方程式给出。 (1),其中第一个被乘数是平均器的传递函数,第二个被乘数是被绕过的积分器的传递函数:
t 是采样周期: t = 1/ f s 。 t pl 是电力线时段: t pl = 1/ sub pl 。 k i 和 k z 是积分器和前向路径中的增益系数。对于采样率 f s = 2khz或 t = 0.5ms, f pl = 50hz( t pl = 20ms), k i = 1/128〜0.0078,并且 k z = 8,eq。 (1)可以改写为eq。 (2):
lf传递函数,用方程式给出。 (1),可以通过图2中所示的信号流示意图实现。
spll在stm32f407微控制器上实现和测试,运行在 f clk 的100mhz的=。微控制器包含一个12位adc,用于以采样速率 f s = 2khz转换输入信号。一个lsb对应于3v/4096 = 0.732mv。 dco范围为±2hz。它由12位字控制;因此,dco灵敏度为1mhz/lsb,或1.36hz/v.为避免浮点乘法, dco生成256级正弦波。混频器输出除以256以设置正确的环路增益。为了最小化dco的剩余纹波,adc采样率是生成频率的倍数 f ref 。因此,包含在lf中的平均器在抑制电力线谐波方面是最有效的。
图3显示了微控制器的实际操作。数据传输到pc并用matlab可视化。环路速度取决于输入信号幅度。可以看出,dco具有稳定的响应,输入幅度从0.2v p-p 到1.6v p-p 。一旦dco输入稳定后,生成的矩形波形将输入正弦波引导90度。
a) v in = 0.2v pp , f in = 50hz
b) v in = 0.6v pp , f in = 50hz
c) v in = 1.6v pp , f in = 50hz
d) = 0.6v pp , f in = 49hz
e)pp , f in = 51hz
图3实际结果。对于每个图像,顶部显示屏显示输入和输出。输出信号。第二个和第三个显示是不同缩放比例的dco输入。
iPhone将新增跟踪功能 苹果要在医疗保健大展拳脚
Linux内核中信号相关的系统调用
2020年上半年,中国集成电路销售同比增长16.1%
5G即将来临的,苹果在 5G芯片上反而面临选择困难症
荣耀X40系列将于9月15日发布
使用SPLL来生成双电极ECG放大中共模电力线干扰的同步
移动电源保护电路的设计与产品的选择技巧
根据手机传感器数据来识别用户运动模式
思科1亿激活设备成就全球最大物联网平台
英特尔OpenVINO™将全力助力极视角AI推理加速
经济转型带动岗位变革,AI人才缺口加剧
离“930”调整已近两年,腾讯to B渐入佳境
M6708U-T系列工控核心板隔离设计指南
锂电池市场需求量增大带动了2017年寒锐钴业的净利润
一个sc-积分器如何分析噪声
四维图新的轮胎压力监控系统发明专利揭秘
HMC903低噪声放大器
realme正在准备进入非洲以及中东市场
在时代的浪尖,做好电子工程师的“眼睛”
微软智能织物曝光,融合了现代基于计算机的技术