芯片制程技术从3nm走向了2nm

ibm于纽约时间5月6日在其官网宣布制造出世界上第一颗2nm芯片,揭开了半导体设计和工艺方面的突破。
ibm预计与当今最新一代的amd最新一代cpu和gpu所采用的最先进的7nm芯片相比,2nm芯片将实现提高45%的性能或降低75%的功耗。该芯片的制造者为ibm奥尔巴尼研究室(ibm research albany),该实验室与三星和英特尔签署了联合技术开发协议,商定合作使用ibm的芯片制造技术。目前担任ibm混合云研究副总裁的mukeshkhare带领其完成了2纳米技术的突破。
在这个芯片上,ibm用上了一个被称为纳米片堆叠的晶体管,它将nmos晶体管堆叠在pmos晶体管的顶部,而不是让它们并排放置以获取电压信号并将位从1翻转为零或从0翻转为1。这些晶体管有时也称为gateallaround或gaa晶体管,这是当前在各大晶圆厂被广泛采用的3d晶体管技术finfet的接班人。
finfet晶体管将晶体管的源极和漏极通道拉入栅极,而纳米片将多个源极和漏极通道嵌入单个栅极以提高密度。
ibm采用2纳米工艺制造的测试芯片,每平方毫米面积上的晶体管数量平均下来是3.3亿个,在指甲大小的芯片中,一共容纳了500亿个晶体管。在ibm的这个实现方案下,纳米片有三层,每片的宽度为40纳米,高度为5纳米。(注意,这里没有测量的特征实际上是在2纳米处。
2纳米芯片的制造还包括首次使用所谓的底部电介质隔离,它可以减少电流泄漏,因此有助于减少芯片上的功耗。重要的是,ibm这个芯片上的所有关键功能都将使用euv光刻技术进行蚀刻,ibm也已经弄清楚了如何使用单次曝光euv来减少用于蚀刻芯片的光学掩模的数量。
这样的改善带来的最终结果是,制造2纳米芯片所需的步骤要比7纳米芯片少得多,这将促进整个晶圆厂的发展,并可能也降低某些成品晶圆的成本。与当前将使用在power10芯片的7纳米制程相比,这种2纳米制程有望将速度提高45%或以相同速度运行,将功耗降低75%。
本文整合自:ai芯天下、ofweek


3月15日直播预告|Vector-CSM测量技术产品方案介绍
如何在全生命周期中满足不断提高流量需求
LED嵌入式绷带可通过蓝光来治愈慢性创面
在选择板对板连接器时可从这几个方面入手
五招帮你排除解决投影机偏色故障
芯片制程技术从3nm走向了2nm
pcb电路板制有什么方法和技巧
2011年中国MEMS采购行为放缓
扬尘在线监测设备点安装位置有哪些?
2020年全球机器人统计数据
进入2021年,电动汽车召回事件依旧不减
5g手机有哪些品牌
中国台湾官员:若台积电CoWoS产能不足 将冲击供应链接单
pcb钻孔的注意事项
PIC单片机SPI通信的设计
区块链市场将在2021年达到100亿美元
新品速递丨SlimStack板对板连接器,0.35和0.80毫米端子间距,电池系列
AI赋予智能叉车搬运正逐渐被应用
英国研究机构开发一种基于SiC的陶瓷基复合材料技术
太原理工:研究基于炭黑/多壁碳纳米管的高灵敏度柔性压力传感器