基本概念:
触发—时钟脉冲边沿作用下的状态刷新称为触发。
触发器—具有触发功能的存储单元称为触发器。
触发器分类—主从触发器、维持-阻塞触发器、延迟触发器。
触发器的现态和次态
现态:触发器在有效信号作用前的状态。qn或q
次态:触发器在有效信号作用后的状态。qn+1
触发器的功能描述
功能表 ( 特性表、真值表)、状态图、特性方程(逻辑函数表达式)、时序图(波形图)
触发器的电路结构与工作原理
主从d触发器:
1、电路结构:
由两个结构相同d锁存器组成:主锁存器与从锁存器。
tg1和tg4的工作状态相同;tg2和tg3的工作状态相同。
2、工作原理:
cp=0时:
/c=1,c=0,
tg1导通,tg2断开——输入信号d 送入主锁存器。q'跟随d端的状态变化,使q'=d。
tg3断开,tg4导通——从锁存器维持在原来的状态不变。
cp=1时:
/c=0,c=1,
tg1断开,tg2导通——输入信号d不能 送入主锁存器。主锁存器维持原态不变。
tg3开导通,tg4断——从锁存器q¢的信号送q端。
触发器的状态仅仅取决于cp信号上升沿到达前瞬间的d信号 .
3. 波形图:
在波形图时,应注意以下两点:
(1)触发器的触发翻转发生在cp的上升沿。
(2)判断触发器次态的依据是cp上升沿前一瞬间输入端d的状态。
主d触发器波形图
4. 典型集成电路:
74hc/hct74 中d触发器的逻辑图:
逻辑图
74hc/hct74的功能表:
具有直接置1、直接置0,正边沿触发的d功能触发器
功能表
维持-阻塞触发器:
1. 电路结构:
由3个基本sr触发器组成
2.工作原理:
cp=0时:
cp:0 -->1时:
在cp脉冲的上升沿,触法器按此前的d信号刷新
工作原理
cp=1时:
d信号不影响 /s ,/r的状态,q的状态不变
在cp脉冲的上升沿到来瞬间使触发器的状态变化
cp=1
3. 典型集成电路-----74ls74
传输延迟触发器:
触发器的动态特性
动态特性反映其触发器对输入信号和时钟信号间的时间要求,以及输出状态对时钟信号响应的延迟时间。
建立时间tsu :保证与d 相关的电路建立起稳定的状态,使触发器状态得到正确的转换。
保持时间th :保证d状态可靠地传送到q。
触发脉冲宽度tw :保证内部各门正确翻转。
传输延迟时间tplh和tphl :时钟脉冲cp上升沿至输出端新状态稳定建立起来的时间。
最高触发频率fcmax :触发器内部都要完成一系列动作,需 要一定的时间延迟,所以对于cp
最高工作频率有一个限制。
触发器的功能
触发器的逻辑功能:
s—r锁存器: 保持、置1、置0
d触发器(数据锁存): 置1、置0
jk触发器:保持、置1、置0、翻转
触发器: 保持、翻转
d触发器功能的转换
1、 d 触发器构成 j k 触发器
d触发器构成的jk触发器
2、d 触发器构成 t 触发器
下面看例题:
总结:
1.锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本逻辑单元。每个锁存器或触发器都能存储1位二值信息。
2.锁存器是对脉冲电平敏感的电路,它们在一定电平作用下改变状态。
3.触发器是对时钟脉冲边沿敏感的电路,它们在时钟脉冲的上升沿或下降沿作用下改变状态。
4.触发器按逻辑功能分类有d触发器、jk触发器、t(t’)触发器和sr触发器。它们的功能可用特性表、特性方程、状态图和波形图来描述。触发器的电路结构与逻辑功能没有必然联系
5.锁存器和触发器的异同点
共同点:
具有0 和1两个稳定状态,一旦状态被确定,就能自行保持。一个锁存器或触发器能存储一位二进制码。
不同点:
锁存器---对脉冲电平敏感的存储电路,在特定输入脉冲电平作用下改变状态。
触发器---对脉冲边沿敏感的存储电路,在时钟脉冲的上升沿或下降沿的变化瞬间改变状态。
人工智能的发展形势的严峻性
用于汽车应用的以太网和以太网-AVB
深入了解人工智能芯片:痛点在哪儿?
基于STM32单片机的控制步进电机实验
高德地图首创“全境智能冬季应急大屏”正式上线
触发器的电路结构与工作原理
自制遥控机械臂的教程
手持设备Sico,连接现实与虚拟世界的桥梁
fireflyH.264硬编码&硬解码简介
管控打压区块链行业造假乱象,具有明确应用场景的区块链项目才有意义
基于Xilinx Zynq SoC强大的性能成为无人机平台最佳的选择
VM系列振弦采集模块(智能振弦传感器测量模块)其它常见问题
单片机C语言程序设计: 单片机与 PC 通信
13908亿斤!雪中丰收的秘密
闽江学院实验室揭牌仪式
卡曼滤波器入门教程α−β−γ滤波器 2
国产替代威世(VISHAY)3KASMC系列TVS瞬变抑制二极管
长虹C3418T彩电图像自动消失故障的检修
荣膺桂冠!中兴GoldenDB蝉联中国金融级分布式数据库第一
老旧小区电梯加装物联网案例