将整个系统放在芯片上是半导体行业的一个驱动力。随着设计现代soc的复杂性不断增加,需要新的工具和方法,这一切都始于rtl。
defacto technologies是一家创新的芯片设计软件公司,提供突破性的rtl平台,以增强ip核心和芯片上系统的集成、验证和签发。
考虑到从体系结构到首次实现决策的设计任务数量,启动soc设计项目总是很艰难的。一个成功的启动会对下一步的设计任务和tat产生重大影响。如果我们看看今天的soc,ip的数量和种类不断增加,并且由于架构的复杂性而导致非常复杂的时钟树、电源架构等,验证过程也是一个需要大量关注的实际负担。总之,需要在前端建立先进的设计方法,以加快soc的构建速度,并为合成和模拟设计步骤生成第一批包和数据。
今年3月,defacto宣布了其解决方案新的版本:soc编译器10.0。这对该公司来说是一个重要的转折点,该公司也将在今年7月的dac期间庆祝其成立20周年。20年来,defacto在eda领域提供了突破性创新,并建立了真正的专业知识,尤其是在rtl管理方面。它们现在被大多数主要的半导体公司所认可和使用。
soc编译器10.0主要发行版将解决defacto客户面临的几个关键挑战。首先是,市场上没有解决方案可以同时考虑rtl和ip-xact的soc集成。从技术上讲,确实需要支持ip和连接的各种格式,这两者都需要考虑,因为:ip-xact无法完全描述集成设计的复杂性,而rtl本身需要额外的努力来使端口组之间的连接属于同一架构协议。值得一提的是,这需要支持完整的rtl和ip-xact版本(verilog、system verilog、vhdl、ip-xact 2009、ip-xact 2014)。
今天的解决方案是重新设计预先丢弃的ip系统verilog结构,以与ip-xact 2014可以支持的连接保持一致。这种变通方法很繁琐,破坏现有设计的风险很高,耗时且难以维护。defacto的soc编译器v10.0是第一个在同一级别同时考虑ip-xact和rtl的设计解决方案,以应对soc设计集成挑战,包括不断增加的设计复杂性和合理的性能。
除此之外,defacto的soc编译器10.0还具有全新的ip-xact功能,支持2009年和2014年的accellera标准;用于集成,也用于寄存器和系统内存映射的管理。
与此同时,我们都观察到eda工具的使用发生了真正的转变,用户似乎更加迫切地需要tcl和python接口。defacto为他的工具提供了(超过10年)python、perl和c++接口,但在soc compiler 10.0中,defacto通过100%面向对象的api将python支持提升到了一个新的水平。
defacto的soc设计解决方案的关键在于对设计数据的统一管理,包括rtl/ip-xact、upf、sdc等,以及与物理设计信息的链接,从而实现功率感知、物理感知、时钟感知、dft感知等组装。
毫无疑问,这种统一的方法正朝着成本效益高的方向构建复杂和大型soc。
乐Pro3宣布涨价!但依然是最便宜的骁龙821手机!
诺基亚9渲染图曝光:全面屏+双曲面,对于这样的外观你满意吗?
空调扇的主要原理
再创纪录!中国实现4.1Pb/s单模19芯光纤传输系统实验
细说中国电动自行车出口美国市场准入标准-UL2849认证
Defacto的SoC编译器10.0让SoC构建过程变得如此简单
扫地机器人仍存在巨大的想象空间
浅谈韩国Inter Battery 2021电池展纪要
研究人员打造出一种能够感知疼痛和触感的电子皮肤
STM32单片机如何实现规则多通道转换
泰科HOLIS Pro H.265视频管理解决方案升级 为用户带来更好的操控体验
美国专利商标局公布了苹果公司的三份专利申请
用V/I/θ数据计算用户选定参数的注意事项
电流信号与电压信号的区别
创维全场景智控系统新品隆重上市
AcrelEMS-IDC综合能效管理系统在某数据中心的应用
6G毫米波太赫兹芯片技术研究
华为打造核心优化算法引擎PhotonMIND持续技术突破的见证
魅族UR全新高端定制耳机发布 售价2699元起
电磁感应现象是什么?电动机和发电机的区别