作为layout工程师,首先的输入条件就是原理图,也就是常说的(原理图导出网表文件)网表文件,有硬件工程师会直接把网表发给我们,有的直接给我们dsn文件,要求我们自己导出导入网表,下面简单介绍导出导入网表的整个过程:
第一步:首先确定原理图设计ok,包括pcb封装、位号等规则检查等,先是点击工程名,然后在orcad的菜单栏下选择tools,点击create netlist(产生网表),操作如下图:
第二步:完成上一步之后,会弹出如下对话框,保持默认即可,其中的create pcb editor netlist 要勾选上,这样产生的网表文件,就会保存在原理图的更目录下的allegro文件夹里,操作如下图:
确定之后,会弹出保存网表的文件路径,保持默认点击确定,如果原理图没有问题,会在信息框弹出done,代表网表导出成功,操作如下图:
第三步:打开allegro如件,在allegro的pcb editor的菜单下选择file命令,选择import logic/netlist命令,会弹出如下对话框,操作如下图:
完成上一步之后,选择网表目录点击之后,选择我们刚才导网表生成的allegro文件,操作如下图:
目录选择完成之后,几点import,就会显示网表导入情况,完成之后会显示netrev completed successfully,操作如下图:
第四步:网表导入成功之后,需要把器件放入到设计界面中,在allegro的pcb editor的菜单下选择place命令,点击quickplace 快速放入命令,会弹出如下对话框,会显示有多少个器件没有按照,然后点击place命令,器件会自动沿着outline摆放,当所有的器件放入成功之后,会显示quickplace place successfully操作如下图:
在放入器件之前,我们allegro设计中必须要有一个outline,因为器件是沿着outline摆放,如果没有outline,点击place时会报错,显示如下:
第五步:器件放入成功之后,就该布局设计了。如果以上步骤都是ok的,并且要交互的原理图是allegro导入网表的原理图,那此时点击原理图中的symbol,在allegro中的器件就会高亮。此时就可以进行布局交互,用于模块或者电源布局等,显示如下:
如果以上点击原理图中的symbol,在allegro中的器件就不会高亮,没有反应,那可以检查一下preference中的miscellaneous里面的设置,其中有一个是使能allegro和orcad的选项,需要勾选,操作如下图:
以上操作流程主要是自己在工作中的使用,大家可能会有不同的方法。
AMD扬眉吐气 打败Intel 10核i7 RYZEN 3月1日面世
OPPO发布两款轻量超闪充电宝,小身材大电量
89C51单片机的工作方式与工作原理
一个国家对科技研发的投资是该国长期经济实力的首要指标
盐城政府半导体产业动作频频:收购京泉华成实控人
简单介绍导出导入Orcad网表的整个过程
2020年上半年汽车相关企业集团专利公开量
全球缺芯,连劫匪都开始抢芯片了!
利用3D打印技术定制仙裙
怎样判断电池是否可修?
全面剖析LED吸顶灯具
光电效应教案
iPhone7是苹果最后一棵摇钱树?
基于TMS320F2806实现感应电机矢量控制硬件设计方案
IDC:全球PC出货量Q2降13.4%连六季走下坡
Markov的各种预测模型的原理与优缺点介绍
DC SCAN与AC SCAN的异同 常用的OCC电路结构分析
关于光伏系统超配
光纤温度传感器在微波食品测试过程中的应用
干式变压器正常温度_干式变压器安装规范