锁相环CD4046的原理_CD4046的引脚图及功能_CD4046典型应用电路

什么是锁相环 锁相环 (phase locked loop),顾名思义,就是锁定相位的环路。学过自动控制原理的人都知道,这是一种典型的反馈控制电路,利用外部输入的参考信号控制环路内部振荡信号的频率和相位,实现输出信号频率对输入信号频率的自动跟踪,一般用于闭环跟踪电路。是无线电发射中使频率较为稳定的一种方法,主要有vco(压控振荡器)和pll ic (锁相环集成电路),压控振荡器给出一个信号,一部分作为输出,另一部分通过分频与pll ic所产生的本振信号作相位比较,为了保持频率不变,就要求相位差不发生改变,如果有相位差的变化,则pll ic的电压输出端的电压发生变化,去控制vco,直到相位差恢复,达到锁相的目的。能使受控振荡器的频率和相位均与输入信号保持确定关系的闭环电子电路。
cd4046的原理_引脚图及功能 锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称pll。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(pc)、压控振荡器(vco)。低通滤波器三部分组成,如图1所示。
压控振荡器的输出uo接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压ud大小决定。施加于相位比较器另一个输入端的外部输入信号ui与来自压控振荡器的输出信号uo相比较,比较结果产生的误差输出电压uψ正比于ui和uo两个信号的相位差,经过低通滤波器滤除高频分量后,得到一个平均值电压ud。这个平均值电压ud朝着减小vco输出频率和输入频率之差的方向变化,直至vco输出频率和输入信号频率获得一致。这时两个信号的频率相同,两相位差保持恒定(即同步)称作相位锁定。
当锁相环入锁时,它还具有“捕捉”信号的能力,vco可在某一范围内自动跟踪输入信号的变化,如果输入信号频率在锁相环的捕捉范围内发生变化,锁相环能捕捉到输人信号频率,并强迫vco锁定在这个频率上。锁相环应用非常灵活,如果输入信号频率f1不等于vco输出信号频率f2,而要求两者保持一定的关系,例如比例关系或差值关系,则可以在外部加入一个运算器,以满足不同工作的需要。 过去的锁相环多采用分立元件和模拟电路构成,现在常使用集成电路的锁相环,cd4046是通用的cmos锁相环集成电路,其特点是电源电压范围宽(为3v-18v),输入阻抗高(约100mω),动态功耗小,在中心频率f0为10khz下功耗仅为600μw,属微功耗器件。图2是cd4046的引脚排列,采用 16 脚双列直插式。
引脚功能如下:
1脚相位输出端,环路人锁时为高电平,环路失锁时为低电平。
2脚相位比较器ⅰ的输出端。
3脚比较信号输入端。
4脚压控振荡器输出端。
5脚禁止端,高电平时禁止,低电平时允许压控振荡器工作。
6、7脚外接振荡电容。
8、16脚电源的负端和正端。
9脚压控振荡器的控制端。
10脚解调输出端,用于fm解调。
11、12脚外接振荡电阻。
13脚相位比较器ⅱ的输出端。
14脚信号输入端。
15脚内部独立的齐纳稳压管负极。
图3是cd4046内部电原理框图,主要由相位比较ⅰ、ⅱ、压控振荡器(vco)、线性放大器、源跟随器、整形电路等部分构成。比较器ⅰ采用异或门结构,当两个输人端信号ui、uo的电平状态相异时(即一个高电平,一个为低电平),输出端信号uψ为高电平;反之,ui、uo电平状态相同时(即两个均为高,或均为低电平),uψ输出为低电平。当ui、uo的相位差δφ在0°-180°范围内变化时,uψ的脉冲宽度m亦随之改变,即占空比亦在改变。从比较器ⅰ的输入和输出信号的波形(如图4所示)可知,其输出信号的频率等于输入信号频率的两倍,并且与两个输入信号之间的中心频率保持90°相移。从图中还可知,fout不一定是对称波形。对相位比较器ⅰ,它要求ui、uo的占空比均为50%(即方波),这样才能使锁定范围为最大。
相位比较器ⅱ是一个由信号的上升沿控制的数字存储网络。它对输入信号占空比的要求不高,允许输入非对称波形,它具有很宽的捕捉频率范围,而且不会锁定在输入信号的谐波。它提供数字误差信号和锁定信号(相位脉冲)两种输出,当达到锁定时,在相位比较器ⅱ的两个输人信号之间保持0°相移。
对相位比较器ⅱ而言,当14脚的输入信号比3脚的比较信号频率低时,输出为逻辑“0”;反之则输出逻辑“1”。如果两信号的频率相同而相位不同,当输人信号的相位滞后于比较信号时,相位比较器ⅱ输出的为正脉冲,当相位超前时则输出为负脉冲。在这两种情况下,从1脚都有与上述正、负脉冲宽度相同的负脉冲产生。从相位比较器ⅱ输出的正、负脉冲的宽度均等于两个输入脉冲上升沿之间的相位差。而当两个输入脉冲的频率和相位均相同时,相位比较器ⅱ的输出为高阻态,则1脚输出高电平。上述波形如图5所示。由此可见,从1脚输出信号是负脉冲还是固定高电平就可以判断两个输入信号的情况了。
cd4046锁相环采用的是rc型压控振荡器,必须外接电容c1和电阻r1作为充放电元件。当pll对跟踪的输入信号的频率宽度有要求时还需要外接电阻r2。由于vco是一个电流控制振荡器,对定时电容c1的充电电流与从9脚输入的控制电压成正比,使vco的振荡频率亦正比于该控制电压。当vco控制电压为0时,其输出频率最低;当输入控制电压等于电源电压vdd时,输出频率则线性地增大到最高输出频率。vco振荡频率的范围由r1、r2和c1决定。由于它的充电和放电都由同一个电容c1完成,故它的输出波形是对称方波。一般规定cd4046的最高频率为1。2mhz(vdd=15v),若vdd《15v,则fmax要降低一些。
cd4046内部还有线性放大器和整形电路,可将14脚输入的100mv左右的微弱输入信号变成方波或脉冲信号送至两相位比较器。源跟踪器是增益为1的放大器,vco的输出电压经源跟踪器至10脚作fm解调用。齐纳二极管可单独使用,其稳压值为5v,若与ttl电路匹配时,可用作辅助电源。
综上所述,cd4046工作原理如下:输入信号 ui从14脚输入后,经放大器a1进行放大、整形后加到相位比较器ⅰ、ⅱ的输入端,图3开关k拨至2脚,则比较器ⅰ将从3脚输入的比较信号uo与输入信号ui作相位比较,从相位比较器输出的误差电压uψ则反映出两者的相位差。uψ经r3、r4及c2滤波后得到一控制电压ud加至压控振荡器vco的输入端9脚,调整vco的振荡频率f2,使f2迅速逼近信号频率f1。vco的输出又经除法器再进入相位比较器ⅰ,继续与ui进行相位比较,最后使得f2=f1,两者的相位差为一定值,实现了相位锁定。若开关k拨至13脚,则相位比较器ⅱ工作,过程与上述相同,不再赘述。
cd4046典型应用电路
图6是用cd4046的vco组成的方波发生器,当其9脚输入端固定接电源时,电路即起基本方波振荡器的作用。振荡器的充、放电电容c1接在6脚与7脚之间,调节电阻r1阻值即可调整振荡器振荡频率,振荡方波信号从4脚输出。按图示数值,振荡频率变化范围在20hz至2khz。
图7是cd4046锁相环用于调频信号的解调电路。如果由载频为10khz组成的调频信号,用400hz音频信号调制,假如调频信号的总振幅小于400mv时,用cd4046时则应经放大器放大后用交流耦合到锁相环的14脚输入端环路的相位比较器采用比较器ⅰ,因为需要锁相环系统中的中心频率f0等于调频信号的载频,这样会引起压控振荡器输出与输入信号输入间产生不同的相位差,从而在压控振荡器输入端产生与输入信号频率变化相应的电压变化,这个电压变化经源跟随器隔离后在压控振荡器的解调输出端10脚输出解调信号。当vdd为10v,r1为10kω,c1为100pf时,锁相环路的捕捉范围为±0.4khz。解调器输出幅度取决于源跟随器外接电阻r3值的大小。
图8用cd4046与bcd加法计数器cd4518构成的100倍频电路。刚开机时,f2可能不等于f1,假定f2《f1,此时相位比较器ⅱ输uψ为高电平,经滤波后ud逐渐升高使vco输出频率f2迅速上升,f2增大值至 f2=f1,如果此时 ui滞后 u0,则相位比较器ⅱ输出uψ为低电平。uψ经滤波后得到的ud信号开始下降,这就迫使vco对f2进行微调,最后达到f2/n=f1,并且f2与f1的相位差δφ=0°。,进入锁定状态。如果此后f1又发生变化,锁相环能再次捕获f1,使f2与f1相位锁定。

特斯拉为华搭载新国标充电接口,并在年底设1000个充电桩
ST NFC技术助力“带外”无线配对,提高用户体验
AMBA总线中APB slave设计介绍
WMA怎么转换成MP3,简单实用的音频转换技巧
机器视觉正在加速向产业端渗透
锁相环CD4046的原理_CD4046的引脚图及功能_CD4046典型应用电路
尖端可穿戴式与传感器技术,可窥见医疗保健的未来
Everspin和Globalfoundries将其MRAM协议扩展到12nm工艺
智慧农业架构解读
变频远程监测控制系统在油田中研究与应用
根元科技首推鸿蒙FA功能产品,未来有迹可循!
一箭41颗星,刷新我国一次发射卫星数量最多的纪录
松下宣布在多国起诉小米和OPPO 涉及通信标准必要专利
江苏移动携手捷普电子与爱立信联合打造出了5G﹢工业互联网创新应用
iPhone X新配色曝光:中国红
两款自制单端胆机的工作原理
面对AirPods霸权!Bragi无奈退出可穿戴设备市场
拉绳位移传感器应用范围越来越广,我们该如何选择
小米众筹佳尼特智能净水器高清图赏
中国大陆将如何复制台湾晶圆制造业的成功