锐龙4000 APU裸片到底有多大 149.27平方毫米面积竟塞下八个CPU核心

amd近日正式发布了锐龙4000u、锐龙4000h系列移动apu(代号renoir),采用7nm工艺、zen 2架构,最多八个cpu核心、八个gpu计算单元(512sp),热设计功耗15/45w。
发布会后,anandtech参观了amd的展台,惊喜地发现了锐龙4000 apu的裸片,旁边还摆着64核心128线程撕裂者3990x的裸片,于是测量了一下它们的核心面积。
三代锐龙和三代撕裂者都采用了chiplet小芯片设计,每颗cpu die内有八个核心,实测面积为10.32×7.24=75.75平方毫米(官方内核面积74平方毫米加一些额外填充)。
锐龙4000 apu内核实测长度13.59毫米、宽度10.98平方毫米,面积为149.27平方毫米。
这样的面积下,结合台积电7nm工艺每平方厘米0.09的缺陷指标,锐龙4000 apu的良品率就是90%左右,尽管这并未考虑制造良率,也是相当可观的。
另外,锐龙4000 apu发布之前,就有猜测amd会如何设计,是四个cpu核心加更多gpu核心,还是八个cpu核心加较少gpu核心。
结果,amd不但塞进去八个cpu核心、15w热设计功耗下加速频率达到4.3ghz的同时,还放入了八个gpu计算单元并号称性能比上代提升56%,非常精妙,也非常不容易。
顺带一提,gf 12nm工艺制造的锐龙3000 apu面积为209.78平方毫米,有四个cpu核心、11个gpu单元。
10nm+工艺的intel tiger lake面积为146.10平方毫米,有四个cpu核心、96个gpu单元(当然amd/intel gpu单元没有直接可比性)。


三星提前量产AMOLED面板以满足智能手机需求
索尼Xperia Z4平板陆续更新到安卓7.0系统!
emc电磁兼容是什么_电磁炉emc起什么作用
兰洋科技推出浸入式液态散热解决方案
引入工业控制领域的以太网(Ethernet)技术
锐龙4000 APU裸片到底有多大 149.27平方毫米面积竟塞下八个CPU核心
APM2002A 输入5V to 35V 输出100V 1A 异步升压转换器
卓胜微芯卓半导体产业化建设项目落户江苏省
常见电机控制算法
三星联手IBM搞5nm新工艺叫板台积电 台积电5nm工厂已经启动
SF6气体检漏仪的使用注意事项及维护保养
谁来保证人工智能的数据安全?
AI for Science,开启智能科学时代
富士康旗下小金鸡加速IPO动作,预计10月下旬上市
TDK和莱姆合作开发下一代集成式电流传感器的定制化隧道磁阻模具
妥妥的L4级别:北汽百度无人车“抢鲜”上路
法治文化阵地建设解决方案
自制无线ISP图解
如何升级华硕X550C和CA系列笔记本电脑RAM
浅谈智能化的齿轮箱系统故障诊断系统方案