串行总线信号处理有哪些注意事项

串行总线的发展一共目前可以总结分为3个环节时期:
时钟并行总线:小于200mhz,比如cpci,pcix,sdram,isa,pic
源同步时钟并行总线:小于3200mbps,比如ddrr1234系列,mii,emmc
高速串行总线:最高有56nrz,比如usb1/2/3/3.1/3.2,pcie3,pcie4,sas3,sas4
那么对于这些信号的重要线信号的处理我们在设计过程中注意以下几点:
差分走线,信号换层过孔数量,等长长度把控,阻抗控制要求,跨分割的损耗,走线拐角的位置形状,绕线方式对应的插损和回损,布局不妥当造成的一系列串扰和叠层串扰,布局不恰当操作焊盘存在的stub。
1.差分走线,差分走线严格按照差分仿真所得出的结论,2s,和3w的要求进行把控走线,其目的在于增强信号质量的耦合性能,减少信号的回损。
2.信号层走线过孔数量,对于重要的信号线而言这里简直就是致命的伤害,特别是高速信号频率很高的信号线,过孔数量一旦过多,就会造成回损的加剧,所以打孔不是遇到线就打孔,尤其是我们的时钟线。
3.等长长度把控
按照对应的器件的等长要求,进行数据的线段匹配长度一致,从而保证数据传输的稳定和数据文件传输时序上的同步。
4.跨分割的损耗。重要线段不能跨分割走线,以免我们的信号会出现回损和插损的产生。
5.信号线的布局,尽量不要出现stub布局出现,如图所示。
6.走线直角和倒角和圆弧到底哪个好。
通过仿真,其实圆弧走线是最好的,信号没有reflect反射,倒角多多少少会有,但是反射没有直角来的明显,当我们设备a传输到设备b其自然而然的就会有信号在传输过程中存在反射回来我们的设备a,当我们的设备b传输到设备a,同样因为直角的反射,会有信号回到我们的设备b中。

2023年第四季度全球PC出货量同比增长0.3%,联想实现增长
英特尔无人机在2018年冬奥会闭幕式现场带来“金牌”表演
CMMB:综合体验类
Vishay推出采用超薄SMD封装红外发光二极管
安防领域日渐成熟,智能家居将成最大赢家
串行总线信号处理有哪些注意事项
小米6什么时候上市:4月发布,5.2寸+835处理器+32G,依然1999元!
国内视频监控系统不断普及与升级 监控硬盘市场将迅速扩大
NanoBeacon™ BLE扫描器教程(第二部分)
三星将于1月14日举行Galaxy新品发布会
虹科干货 | 工业树莓派开发工具指南之SSH登录工具篇
ElasticSearch 深度分页实践性分析探讨
PlC在电除尘器低压控制系统中的应用设计
18天赚8600万?骗子披上区块链后进行各种概念式传销
脉脉APP已成互联网大厂最大公敌
有了Fine-tune-CoT方法,小模型也能做推理,完美逆袭大模型
行业 | 非制冷“纳米线”中短波红外光电二极管
信仰还是性价比,华为P10、荣耀V9该选谁?
浅析SoC芯片设计中的动态功率估算挑战
教你在电脑可以正常使用的情况下重装系统