LLVM16的新增功能介绍

除了对今年架构的标准支持外,我们还完成了对可扩展矩阵扩展(sme和sme2)的汇编级支持。在cpu方面,此版本扩展了armv9-a内核系列,支持我们的cortex-a715和cortex-x3 cpu。
a-profile 2022更新:armv8.9-a和armv9.4-a
现在,除了将在下一个llvm版本中支持的保护调用堆栈(gcs)之外,所有扩展都可以进行汇编和反汇编。arm c语言扩展(acle)也用两个新的内部函数__rsr128和__wsr128进行了扩展;这些使得新的128位系统寄存器更容易访问。llvm现在支持这些内部函数。
转换加固扩展(the)是armv9.4-a的主要安全改进之一,也是虚拟内存系统体系结构(vmsa)的一部分。其目的是防止在攻击者获得内核权限的情况下对虚拟内存的转换表进行任意更改。新的读取-检查-写入(rcw)指令已添加到体系结构中,以允许在禁用普通写入的同时对此类表进行受控修改。
尽管这些指令是针对内核而非用户空间开发人员的,但rcw指令可以很好地映射到c++中128位数据类型上的各种原子操作。更具体地说,fetch_and、fetch_or和exchange可以直接用这些指令来实现。
这个功能对任何使用原子操作的人都很有用,所以我们在llvm 16中添加了代码生成支持。在lrcpc3和lse2扩展也可用的目标中,这些专用指令直接从c++代码生成,而不需要汇编或内部函数。
以下是std::atomic::fetch_and的示例:
#include std::atomic global;void sink(__uint128_t);void ldclrpal_example(__uint128_t x) { __uint128_t res = global.fetch_and(x); sink(res);}void ldclrp_example(__uint128_t x) { __uint128_t res = global.fetch_and(x, std::memory_order_relaxed); sink(res);}  
使用-march=armv9.4a+lse128+rcpc3-o3编译,生成的程序集显示正在生成的新指令:
ldclrpal_example(unsigned __int128): mvn x1, x1 mvn x0, x0 adrp x8, global add x8, x8, global ldclrpal x0, x1, [x8] b sink(unsigned __int128)ldclrp_example(unsigned __int128): mvn x1, x1 mvn x0, x0 adrp x8, global add x8, x8, global ldclrp x0, x1, [x8] b sink(unsigned __int128)  
多版本控制功能
如今,许多平台都有一个单一的二进制部署模型:每个应用程序都是通过一个二进制文件分发的。这使得开发人员很难针对多个体系结构功能。为了解决这个问题,llvm 16提供了一种针对特定体系结构特征的方便方式,而不需要处理特征检测和其他细节。这个新功能被称为函数多版本控制。
提供了一个新的宏__have_function_multi_versioning来检测功能的可用性。如果存在,我们可以要求编译器通过标记__attribute__((target_clones())来生成给定函数的多个版本。函数的最合适版本将在运行时调用。
在下面的示例中,一个函数被标记为要为advanced simd(又名neon)和sve构建。如果sve在目标上可用,则将使用sve版本。
#ifdef __have_function_multi_versioning__attribute__((target_clones(sve, simd)))#endiffloat foo(float *a, float *b) { // }  
在某些情况下,开发人员希望为每个功能提供不同的代码。这也可以通过使用__attribute__((target_version()))来实现。在下面的例子中,我们为同一个函数提供了两个版本。同样,如果sve可用,将调用sve版本。宏__have_function_multi_versioning允许编写与具有和不具有函数多版本控制的编译器兼容的代码。
#ifdef __have_function_multi_versioning__attribute__((target_version(sve)))static void foo(void) { printf(fmv uses sve);}#endif// this attribute is optional// __attribute__((target_version(default)))static void foo(void) { printf(fmv default); return;}  
此功能依赖于编译器rt(-rtlib=编译器rt),并且在默认情况下启用,但可以使用标志-mno fmv禁用它。请注意,函数多版本控制仍处于测试状态。acle规范非常欢迎通过打开新问题或创建pull 请求来提供反馈。
性能改进
复数自动矢量化
llvm 16包括对复数上的公共运算的自动矢量化的支持。这些分别利用了armv8-a和armv8-m体系结构的高级simd(neon)和mve指令集中可用的指令。例如,代码:
#include #define n 512void fma (_complex float a[restrict n], _complex float b[restrict n], _complex float c[restrict n]) { for (int i=0; i this inner loop header: depth=1 add x9, x0, x8 add x10, x1, x8 movi v2.2d, #0000000000000000 movi v3.2d, #0000000000000000 ldp q1, q0, [x9] add x9, x2, x8 add x8, x8, #32 cmp x8, #1, lsl #12 // =4096 ldp q5, q4, [x10] fcmla v3.4s, v1.4s, v5.4s, #0 fcmla v2.4s, v0.4s, v4.4s, #0 fcmla v3.4s, v1.4s, v5.4s, #90 fcmla v2.4s, v0.4s, v4.4s, #90 stp q3, q2, [x9] b.ne .lbb0_1 ret  
请注意fcmla指令的使用,该指令对复数向量执行融合乘加向量运算和可选的复数旋转。
默认启用功能专业化和spec2017内部改进
在为速度进行优化时,默认情况下在所有优化级别都启用了功能的专业化。通行证的优化启发式和编译时属性已经得到了改进,并且被认为通常足够有益,可以默认启用。
这种优化在各种aarch64平台上特别将spec2017 intrate中的505.mcf_r基准提高了约10%。这有助于将spec2017年intrate c/c++基准在aarch64提高3%。
请注意,spec2017性能提升还得益于selectopt通道和其他高级模式识别的默认调整和启用。
sve和自动矢量化的改进
sve的自动矢量化一直是一个非常活跃的发展领域。例如,到目前为止,在条件的不同分支中访问的指针的矢量化是非常基本的:大多数时候,它会被计算为成本太高。现在,指针上的基本运算包含在矢量器的成本模型中。这意味着现在可以在更好的情况下对以下代码进行矢量化:
void foo(float *dst, float *src, int *cond, long disp) { for (long i=0; i<1024; i++) { if (cond[i] != 0) { dst[i] = src[i]; } else { dst[i] = src[i+disp]; } }}  
也就是说,在合成示例中,找到合适的环境以使矢量化有利可图是很棘手的,并且生成的代码非常长。如果你想看看矢量化的代码是什么样子的,你可以调整成本模型。使用-march=v9a-o3-rpass=loop vectorize-mllvm-force target instruction cost=1编译前面的示例。
通过减少对显式合并操作的需求,尾部折叠循环的矢量化也得到了改进。例如,以下代码:
float foo(float *a, float *b) { float sum = 0.0; for (int i = 0; i = 0; --i) { if (c[i] > 10) a[i] = b[i] + 5; }}  
使用-march=armv9-a-o3编译后,llvm 16输出不再反转加载的数据,也不再反转用于条件的谓词:
.llvm_15_loop: ld1w { z0.s }, p0/z, [x16, x9, lsl #2] ld1w { z1.s }, p0/z, [x17, x9, lsl #2] rev z0.s, z0.s rev z1.s, z1.s cmpgt p1.s, p0/z, z0.s, #10 cmpgt p2.s, p0/z, z1.s, #10 rev p1.s, p1.s rev p2.s, p2.s ld1w { z0.s }, p1/z, [x14, x9, lsl #2] ld1w { z1.s }, p2/z, [x15, x9, lsl #2] add z0.s, z0.s, #5 // =0x5 add z1.s, z1.s, #5 // =0x5 st1w { z0.s }, p1, [x12, x9, lsl #2] st1w { z1.s }, p2, [x13, x9, lsl #2] sub x9, x9, x10 cmp x18, x9 b.ne .llvm_15_loop .llvm_16_loop: ld1w { z0.s }, p0/z, [x13, x9, lsl #2] ld1w { z1.s }, p0/z, [x14, x9, lsl #2] cmpgt p1.s, p0/z, z0.s, #10 cmpgt p2.s, p0/z, z1.s, #10 ld1w { z0.s }, p1/z, [x15, x9, lsl #2] ld1w { z1.s }, p2/z, [x16, x9, lsl #2] add z0.s, z0.s, #5 // =0x5 add z1.s, z1.s, #5 // =0x5 st1w { z0.s }, p1, [x17, x9, lsl #2] st1w { z1.s }, p2, [x18, x9, lsl #2] sub x9, x9, x10 cmp x12, x9 b.ne .llvm_16_loop  
llvm 16上sve的其他性能改进包括:
。dup的使用在各种场景中都得到了极大的改进,尤其是对于128位ld1rq变体。
。乘法-加法和乘法子指令可以更广泛地使用。
。对ptest指令的需求已经大大减少。
。扩展循环负载消除现在是类型不可知的,因此可以检测更多的情况。
。slp成本模型得到了改进。
spec2017与flang一起构建
去年12月,我们通过llvm/frang在o3上实现了所有fortran速率基准测试的里程碑。主要关注点是启用四个失败的基准测试(521.wrf_r、527.cam4_r、549.fotonik3d_r、554.roms_r)。主要改进之一是通过使用复杂方言消除了对外部复杂数学库的依赖。
此外,通过改进前端和llvm之间的信息共享,以及改进对快速数学的支持,还获得了一些性能。
您可以通过将-dllvm_enable_projects=“flang;clang;mlir”传递给cmake来构建flang。flang可执行文件称为flang-new;确保通过选项-flang实验exec来生成可执行文件。
target-gated acle 内联
最初是由highway库引发的,目标(“”)属性在最新的clang中得到了一些改进,旨在使其与gcc的实现保持一致。
现在支持的格式是:
。arch=字符串根据-march=arch+feature命令行选项指定函数的体系结构特性。
。cpu=字符串根据-mcpu=cpu+feature命令行选项指定目标cpu和任何隐含属性。
。tune=字符串指定函数的tune cpu cpu,如-mtune。
。+<feature>,+no<feature>启用或禁用特定功能,以与gcc目标属性兼容。
。<feature>,no-<feature>启用或禁用特定功能,以便与以前的clang版本向后兼容。
随着上述变化,acle内部函数的实现也进行了修改,使其不再基于预处理器宏。相反,它们是基于当前目标启用的。这允许在单个函数中提供内部函数,而不需要为同一目标编译整个文件。以下示例说明了函数sve2_log上属性的使用:
#include #include void base_log(float *src, int *dst, int n) { for(int i = 0; i < n; i++) dst[i] = log2f(src[i]);}void __attribute__((target(sve2)))sve2_log(float *src, int *dst, int n) { int i = 0; svbool_t p = svwhilelt_b32(i, n); while(svptest_any(svptrue_b32(), p)) { svfloat32_t d = svld1_f32(p, src+i); svint32_t l = svlogb_f32_z(p, d); svst1_s32(p, dst+i, l); i += svcntb(); p = svwhilelt_b32(i, n); }}  
llvm objdump的改进
在llvm 16中,arm目标的llvm objdump的输出在可读性和正确性方面得到了改进,使其成为基于llvm的工具链上gnu objdump的更合适的替代品。
big-endian对象文件的反汇编现在可以正常工作。以前,每个指令字都被意外地进行了字节交换,并被分解为完全不同的东西。
此外,在反汇编中遇到的无法识别的指令会以更有用的方式进行处理。以前,反汇编程序只前进一个字节,然后从奇数地址重试。此策略在具有可变长度指令的体系结构上是有意义的,但在arm上则不然。新的行为是推进整个指令,以便文件的其余部分可能会被正确地反汇编。
llvm 16包括arm架构的其他质量改进,包括thumb与arm反汇编的错误修复,以及现在包含正确字节的.byte指令。对指令编码进行了一些可读性改进,使arm和32位thumb更容易区分:现在您可以看到arm指令有一个8位数字,thumb有两个4位数字,中间有一个空格。
支持aarch64上的严格浮点
aarch64已经实现了严格的浮点语义。clang命令行选项-ffp model=strict现在在aarch64目标上被接受,而不是被忽略并发出警告。举个例子,只有在安全的情况下才执行fp除法:
float fn(int n, float x, float y) { if (n == 0) { x += 1; } else { x += y/n; } return x;}  
在llvm 15上,使用-o2进行编译会生成以下代码:
fn(int, float, float): // @fn(int, float, float) scvtf s3, w0 fmov s2, #1.00000000 cmp w0, #0 fdiv s1, s1, s3 fadd s1, s1, s0 fadd s0, s0, s2 fcsel s0, s1, s0, ne ret  
它将执行两个分支,包括除法,然后在fcsel中选择正确的结果。尽管保留了代码的功能,但当n=0时,它会导致伪fe_divbyzero浮点异常。在llvm 16上,使用-o2-ffp模型=严格编译会产生以下代码:
fn(int, float, float): // @fn(int, float, float) cbz w0, .lbb0_2 scvtf s2, w0 fdiv s1, s1, s2 fadd s0, s0, s1 ret.lbb0_2: mov w8, #1 scvtf s1, w8 fadd s0, s0, s1 ret  
其中两个不同的执行分支保持分离,从而防止fp异常的发生。
由于支持严格的fp,现在也接受了选项-frapping math和-frounding math。一方面,-ftrapping数学确保代码不会引入或删除任何类型的fp异常可能导致的副作用。其中包括软件可以通过检查fpsr异步检测到的异常。类似地,-founding数学避免应用假设特定fp舍入行为的优化。
在编译器rt和lld中支持早期的arm体系结构
lld现在可以用作armv4和armv4t的链接器:它现在发出与armv4和armv4t兼容的thunk,而不是armv4的不兼容bx指令或armv4或armv4t的blx指令。
与此相关的是,为armv4t、armv5te和armv6添加了对编译器rt内置程序的支持,从而解锁了对这些体系结构的运行时支持。
由于这项启用工作,现在可以为这些32位arm架构提供一个完整的基于llvm的工具链。因此,linux内核现在增加了对使用lld构建clang的支持,rust程序不再需要依赖gnu链接器。


GNSS位移监测站产品特点
微软Surface平板挑战苹果iPad面临七大挑战字号
MEMS芯片质量影响因素总结 MEMS芯片制程技术类型
飞凯材料发布2019年年度报告 实现营收同比增长4.68%
紫燕无人直升机测绘系统在使用上具有哪些亮点
LLVM16的新增功能介绍
空调制热温度达不到理想效果的原因
圣诞节礼物的选购指南,这几款无线蓝牙耳机准没错
迪文DGUS智能屏如何轻松实现3D动画
Rxiry昕锐XR1200激光测高仪
性价比高的蓝牙耳机推荐,分分钟选好最合适的蓝牙耳机
小米2020年Q4出货量斩获中国智能手机品牌榜第一
与5G通信技术相结合让贫困地区也能体验的VR沉浸式教学
μC/OS-II的多任务系统实时性分析与优先级分配
从六方面告诉您如何选择电热水器还是燃气热水器
电流(电压)电磁继电器微机检测装置的研究
图像传感器面临大洗牌 机器视觉时代的到来是必然
漏电开关跳闸如何复位
一加5发布:给你3000块,买它还是OPPO R11?网友回复亮了
控制器的基本功能 控制器的组成部件有哪些