时序脉冲产生和分频电路

时序脉冲产生和分频电路
时钟电路是数字系统不可缺少的一个重要组成部分,因为数字电路只有在时钟电路的驱动下才可正常工作。根据应用场合的不同,不同数字电路选择使用不同类型的时钟发生器。因交通灯控制系统的秒信号精度不高,故可选用555定时器,也可选用rc环行振荡器,考虑到红灯亮的时间与倒计数的时间一致,本系统选用cd4060计数器来得到一个时钟脉冲。
本设计通过cd4060计数器产生的是2hz的时钟脉冲,不符合系统要求的1hz时针脉冲,所以需要一个分频电路,即把cd4060所产生的信号进行2分频。该分频电路可以用任何一个二进制计数器来实现。本文选用74hc390计数器来实现,74hc390是一个双二-五-十进制加法计数器,其引脚接法及功能如下所示:
① 每个集成块中由2组计数器,每组计数器由两个计数器组成,共有4个计数器。
② 每组计数器内有1个一位二进制计数器和1个五进制计数器。它们可以单独计数,但清零时同时清零。a,b为时钟脉冲的输入,下降沿触发。qa,qb,qc,qd为计数输出。
③ 如1位二进制计数器的输出qa接上五进制计数器的时钟脉冲的输入b,则构成8421bcd码十进制的计数器。a为时钟脉冲的输入,qa,qb,qc,qd为输出,qd是最高位;五进制计数器的输出qd接上二进制计数器时钟脉冲输入a,则构成5421bcd码十进制的计数器,b为时钟脉冲的输入,qa,qb,qc,qd为输出,qa是最高位。
④ 清零rd为异步清零,高电平有效。
在本电路中,将clka与cd4060脉冲发生器的时钟输出相连,qa即为1hz时钟输出。其具体电路如图3所示。

华为发布盘古数字人模型,或可达到“人人实现‘数字人’”
接触式图像传感器的信号读取与补偿技术
基于Mobile SDK V4版固件开发大疆无人机手机端遥控器(2)
奥迪的智能电动140亿欧元金元攻略
企业存储磁盘阵列技术分享(存储主要协议对比)
时序脉冲产生和分频电路
液位传感器工作原理和特点
腾讯郭凯天:科技向善,数字社会的新路标
简单介绍GlobalFoundrieS生产eMRAM的解决方案
中国首台基于龙芯处理器的大数据一体机研制成功
性能领先|忆联×新华三,打造超融合架构下的高性能存储方案
八步排除LED显示屏系统故障
广告的影响能有多坏?
安捷伦E4440A频谱分析仪Agilent 26.5G频谱仪
自动驾驶汽车像智能手机一样具有变革性的技术
北京通信行业将围绕四个中心功能建设大力推进5G网络的高质量发展
新唐科技ISD91260C芯片介绍
计算机的主要应用领域
每日一课 | 智慧灯杆工程设计配套管道
斯坦福大学推出了一个被称为Zether的去中心化和保密的支付系统