为什么退耦电容通常选0.1uF?

关于这个问题,我们看看身边的同行都是如何回答的吧:
工程师a:这个问题其实...说白了主要是大家都在用,或者说大部分时候it works。
其实多看一些电源完整性相关的资料能发现不少讨论,100nf的去耦电容作用频段一般认为是几mhz到二三十mhz,再配合板上的bulk电容,能实现从很低频到二三十mhz这个频段内全程较低的电源阻抗,大部分的应用已经够用了。另外一方面因为大家形成了用100nf去耦的习惯,这样的电容通常也有大量的库存,采购价格也便宜,所以也没必要标新立异去选其它容值,比如82nf,效果可能差不多,但你这么用,采购的同事肯定会找你的麻烦。
另外一方面,现在大量的高速ic尤其是高速数字ic会集成高频去耦电容,所以片外只用搞一些相对低频的去耦就够了,一般做法就是搞一堆几百nf级别的电容。而且片上集成的高频去耦电容的效果比板上的强多了,板上去耦电容作用频段的极限大概就两三百mhz吧,对于现在动辄几百mhz往上的时钟频率来说主要起安慰效果。
其他容值的去耦电容也不是不用,低频模拟电路就会用上uf级别的去耦电容,pll啊时钟驱动器啥的又可能用上pf级别的,需要具体情况具体分析,分析不来怼个100nf上去大部分情况下没啥问题。我最近遇到个问题,用1nf的去耦电容效果比用100nf的好,因为需要作用的频段是200mhz左右。
工程师b:放很多100nf是粗糙的设计,合理的做法是做pdn仿真,在电源平面所有频段控制阻抗满足要求。
100nf电容成本较低,在不做详细分析时,多放置一些,可以在1~100mhz之间都提供较低的交流阻抗,因此一般也没什么问题。
不考虑成本,同封装下容量越大滤波效果越好,1uf 0402比100nf 0402在全频段滤波效果都好。
工程师c:100nf电容可以更好地去除高频分量,小电容通常具有低esr、低引线和内部电感、较高的自谐振频率和较高频率下的低阻抗。所以,在高频数字电路的pcb板上,100nf很重要,然后作为一种设计习惯,这种方式被应用于很多数字电路设计中,成为一种规范。但其实,在以往调试很多电路板时,这种退耦效果可能并不能量化和直观体现出来,是极端环境下的一种性能提升。
退藕电容并不是一个精确数值,因为每个电路的情况都不一样,也不一定要100nf,而且常用较多的100nf是5%精度,对精度要求并不高,但100nf电容量大,封装可以做到很小,容易制造,成本低,方便采购。前提是100nf对大部分数字ic来说,有较好的表现。


封装LED发光二极管正负极判断
浅谈三维大数据可视化平台
机器视觉类公司“瞄上”半导体封装等环节
电流互感器和电压互感器的配置原则及类型选择
数码管显示电压电路图大全(六款数码管显示电压电路原理图详解)
为什么退耦电容通常选0.1uF?
逆转!小米取代OPPO列第四,华为稳坐第四
3G手机银行:商业模式期待变革
手持式激光尘埃粒子计数器介绍
iPhone13配置 iPhone13大概多少钱
华为/小米/苹果/Vivo/Oppo称霸91%中国手机市场,三星下跌
Linux内核分析 bind端口选择
5G影响下 MLCC电容行业将再次涨价
新品速看丨创新微MinewSemi正式推出GNSS高精度卫星定位导航模块
一张纸条居然就把最先进的机器视觉OpenAI骗了?
半导体并购热潮!英飞凌收购意法半导体或将受政府阻扰
国内在GPU领域能否打造自己的“英伟达”?
区块链域名将如何生成数字资产类别
网络安全事件频发,该怎么做才能阻止网络安全漏洞?
boAt已在印度推出了一对新的颈带式无线耳机