本文档提供了符合idt的pci express 2.0基本规范的系统互连交换机设备系列的系统设计指南。本文档还描述了以下设备接口,并提供了相关的电路板设计建议。
pci express接口:端口配置
pes64h16g2的16个端口中的每个端口在统计上分配了4个通道,端口标记为0到15。在默认配置中,swmode [3:0] = 0x0,端口0始终是上游端口,其余端口始终是上游端口端口始终是下游端口。在多分区配置swmoe [3:0] = 0xc或多分区串行eeprom初始化配置swmoe [3:0] = 0xd中,所有端口都未连接。通过串行eeprom或从smbus接口,可以将任何端口配置为上游端口或下游端口。所有端口均可在最大链路宽度x4(即4条通道)上运行,并支持2.5 gt / s(第一代)和5.0 gt / s(第二代速度)。
参考时钟(refclk)电路
开关具有两个差分全局参考时钟输入(gclkp [1:0] / gclkn [1:0]),用于生成内部开关逻辑和serdes所需的所有时钟。差分时钟输入需要信号源来驱动0v共模,并且refclk信号必须满足pci express卡机电规范中定义的电气规范。参考输入时钟上不需要交流耦合。
参考时钟输入支持扩频时钟(ssc),以降低emi。所需的方法是调整扩频技术,使其不允许在标称频率以上进行调制。这种技术通常称为“向下扩展”。如果使用ssc,则所有时钟都必须来自一个时钟源。这包括交换机本身的时钟,连接到交换机下游端口的设备的时钟,以及连接到交换机上游端口的根联合体芯片组或其他设备(交换机或网桥)的时钟。如果不使用ssc,则树中的每个pci express设备都允许使用多个时钟源。
交换机和十五个下游设备的差分时钟可以从时钟缓冲器/发生器(例如ics9db803)获得。系统设计人员可以使用其他与gen2兼容的时钟缓冲器/发生器。ics9db803器件用于idt评估板上。
交换机为交换机的每一侧提供两种时钟操作模式:全局时钟和本地端口时钟。系统设计人员必须配置clkmode [2:0]引脚,具体取决于为交换机的上游侧和下游侧选择了哪种模式。有关每种模式的详细信息,请参阅《 pes64h16g2,pes48h12g2或pes32h8g2设备用户手册》。当在上游端口或下游端口上使用非公共时钟时,必须禁用扩频时钟。
重置(基本重置)方案
perstn引脚用于复位开关内部的所有逻辑,它是施密特触发器输入,可以从系统或上电复位电路连接到perst#。在系统中,tpvperi和tperst-clk的值取决于使用该开关的机械形状因数。例如,pcie卡机电规范,修订版2.0,规定了tperst-clk = 100 µs和tpvperl = 100 ms的最小值。
探讨新华社推出全球首个5G沉浸式多地跨屏访谈中所运用的技术
LED在远程控制照明中的应用
随着补贴政策的退坡 新能源车企的盈利能力或将进一步降低
易现与阿里云、边缘云等发布宁波首个元宇宙培训(中国)创新中心
人工智能在哪些行业中身负重任?
基于PCI Express 2.0的系统互连交换机设备系统设计
锂电池制造工艺的要点介绍
多维科技推出 AMR132x 和 AMR134x AMR 磁开关传感器系列
Arduino UNO 1.3寸OLED扩展板应用介绍
水开报警线路图
用于仿生视觉传感器内运动感知的光电分级神经元设计
三星2019年营业利润同比下降52.9%,今年将逐渐转好
谷歌发布球形“光场视频”捕捉方案,为消费者提供真正的沉浸式体验
垂直行业如何正确使用5G技术
三星电子图谋晶圆代工霸业
什么阻碍了人工智能创新发展
开关电源的电磁兼容性技术分析
cbb电容105k和105j的区别在哪?
开发STM32除了MDK-ARM和IAR,还可以选择哪些软件?
iPhone8最新消息,iPhone8全新配色曝光,网友:表示我被吓到了!