cd4046简介
cd4046是通用的cmos锁相环集成电路,其特点是电源电压范围宽(为3v-18v),输入阻抗高(约100mω),动态功耗小,在中心频率f0为10khz下功耗仅为600μw,属微功耗器件。
cd4046引脚图及功能
1脚相位输出端,环路人锁时为高电平,环路失锁时为低电平。
2脚相位比较器ⅰ的输出端。
3脚比较信号输入端。
4脚压控振荡器输出端。
5脚禁止端,高电平时禁止,低电平时允许压控振荡器工作。
6、7脚外接振荡电容。
8、16脚电源的负端和正端。
9脚压控振荡器的控制端。
10脚解调输出端,用于fm解调。
11、12脚外接振荡电阻。
13脚相位比较器ⅱ的输出端。
14脚信号输入端。
15脚内部独立的齐纳稳压管负极。
cd4046工作原理
输入信号 ui从14脚输入后,经放大器a1进行放大、整形后加到相位比较器ⅰ、ⅱ的输入端,开关k拨至2脚,则比较器ⅰ将从3脚输入的比较信号uo与输入信号ui作相位比较,从相位比较器输出的误差电压uψ则反映出两者的相位差。uψ经r3、r4及c2滤波后得到一控制电压ud加至压控振荡器vco的输入端9脚,调整vco的振荡频率f2,使f2迅速逼近信号频率f1。vco的输出又经除法器再进入相位比较器ⅰ,继续与ui进行相位比较,最后使得f2=f1,两者的相位差为一定值,实现了相位锁定。若开关k拨至13脚,则相位比较器ⅱ工作,过程与上述相同。
cd4046分频倍频电路设计详解
设计采用锁相环芯片cd4046和分频器cd4518实现,效果良好,cd4046压控振荡输出到分频器cd4518的时钟输入端,经分频后回馈到cd4046的鉴相器输入端,和待倍频的输入信号进行相位比较,得出的相位差经过低通滤波器产生一个控制电压调节压控振荡器的输出振荡频率,当鉴相器的两输入端频率相位一样时(即相位锁定),压控振荡器的输出频率即为倍频和的频率。
注意事项:
1、芯片外围电路参数的选择应严格按照datasheet上的要求进行选择。
2、倍频的倍数不能太大,太大的话会造成倍频出来的结果很不稳定。
3、准确选择r1、c1和r2的参数,这三项的参数如果设置不正确将会造成倍频输出不对的结果。
大疆发布无人机专用的飞行眼镜,让你看得更清晰,售价3599元起
科伦特亮相2023年中国教育装备展示会
艾蒙在华发布闪存产品路线图,席卷嵌入式市场
人工智能与智能电网与智能家居相结合,可以真正实现节能
【能源监测】物通博联油田物联系统实现远程监控提高安全管理水平
cd4046引脚图及功能_cd4046倍频电路设计详解
晶体知识—晶粒长大与再结晶退火浅析
高通变革商业模式:巨头的恐惧
诚迈科技旗下智达诚远参加BlackBerry QNX TECHForum
无人驾驶渐成趋势 沃尔沃推出不同于特斯拉的新方向
max813l应用电路
锤子T3最新消息汇总:锤子T3渲染图曝光,外观、配置、拍照、价格预测
中国电信践行“云改数转” 赋能千行百业
安捷伦推出M8190A任意波形发生器 支持HDMI和MHL接收机测试
PabloEscobar的兄弟以349美元的价格提供了自己的折叠式手机
ADC模拟芯片产业的特点是什么
抓好科技创新片区结合“三城一区”建设
360计划区块链方面进行安全研究
电动助力车的正确使用与保养
二保焊焊接工艺参数