全数字锁相环 (ADPLL)设计

6月12日,由工业和信息化部人才交流中心主办,ic智慧谷、上海林恩信息咨询有限公司承办,南京江北新区人力资源服务产业园、中国半导体行业协会集成电路分会、上海集成电路技术与产业促进中心协办的第65期国际名家讲堂在上海举办,来自加利福尼亚大学洛杉矶分校(ucla)的著名教授behzad razavi为中国的学员们带来了高性能锁相环设计短期高级课程。
pll电路是用于生成与输入信号相位同步的新的信号电路,无论是工业还是民用,pll电路的应用范围非常广,教授首先介绍了pll的基本结构与各部分工作原理,对鉴相器和压控振荡器的设计都做了大致的说明,在稳定性、纹波和相位偏移之间的设计折衷给出了自己的建议。pll电路的特性由环路滤波器决定,因此设计pll电路时,将其深刻理解为负反馈电路非常重要,稳定的pll电路的环路滤波器的设计方法是pll设计的精髓。
随后教授连续讲解了4篇isscc发布的最新成果,传递最新的设计技术,包括pll中各模块的滤波、叠加等相位噪声抑制技术,finfet技术节点上的版图设计问题,更小的随机抖动设计方法,以及5g应用中低于-50dbm的功率设计技术和低于-40dbc的噪声设计技术。学员们都在电路实例中收获了应对pll非理想效应的实际设计经验。
课程的最后一个专题是环形振荡器的相位噪声分析,影响相位噪声的因素具有不同的性质,然而很难找到一种通用的方法来包含各种影响因素以获得pll系统的总相位噪声,教授在噪声分析方面也提出了两个基本的设计准则,并介绍了一种没有电感元件的低噪声pll设计技术。

去年第四季度苹果iPhone在印度销售涨幅超过93%
使用 GitBash 在 Windows 上运行 Bash 命令
氧气分析仪在半导体设备硅片承载区域氧含量监测控制方法
2025年汽车AI市场或将增长到265亿美元
Littelfuse产品系列新增105 ºC额定值800V固态继电器
全数字锁相环 (ADPLL)设计
新型等离子火箭推进器可加快太空行驶速度
智能汽车多模交互与智能信息展示联盟重磅发布了一款Origo概念方向盘
关于现代Ioniq研发的快充曲线和电池接口详解
微软(MSRC)发布2021年度Q4季度“全球安全研究员榜”
VR还能这么玩!农业+VR,玩转农业新技术
锁相环锁定时间取决于哪些因素
新能源行业低压配电设备及施耐德配电管理系统项目案例
无限商机:工业4.0九大技术支持
激光打标机的参数
被动衰减器为何物?
中国有96%的领先企业正在使用人工智能技术来推广个性化学习
关于功率限制及防逆流解决方案的介绍和应用
行业 | 数字经济时代加速到来 超算进入融合时代
彩电产业显低迷,康佳业绩逆势增长