Cadence宣布推出基于台积电16纳米FinFET制程DDR4 PHY IP

2014年5月20日,中国——全球电子设计创新领先企业cadence设计系统公司(nasdaq: cdns)今天宣布,立即推出基于台积电16纳米finfet制程的ddr4 phy ip(知识产权)。16纳米技术与cadence创新的架构相结合,可帮助客户达到ddr4标准的最高性能,亦即达到3200mbps的级别,相比之下,目前无论ddr3还是ddr4技术,最高也只能达到2133mbps的性能。通过该技术,需要高内存带宽的服务器、网络交换、存储器结构和其他片上系统(soc)现在可以使用cadence® ddr4 phy ip完成设计,并能在有更高速dram可用时利用它们。
cadence ddr4 phy ip具有循环冗余校验(crc)、数据总线倒置(dbi)等可靠性、可用性、可服务性(ras)功能, 支持无缓冲双通道内存模块(udimm)/ 带寄存器的双通道内存模块(rdimm)。全新ddr4 phy ip实现了4倍时钟(clocking)等架构创新,以减少占空比失真和多频电源隔离(multi-band power isolation),以增加抗扰度,实现带有电压转换速率控制的i/o。cadence ddr4 phy ip和cadence ddr4控制器一起在台积电16纳米finfet制程中经过了实际芯片的验证。
“对基于16纳米finfet的设计的需求不断增长,推动对补充性ddr4 ip产品的市场需求,”台积电公司设计基础架构营销事业部资深协理suk lee表示,“我们很早就和cadence公司在该技术上保持紧密协作,因此我们的客户能够看到该设计的芯片成果,他们对采用cadence从工具到ip全面的16纳米支持将更有信心。”
“我们很多客户担心,因为内存系统的瓶颈,他们的下一代设计不能达到性能目标,”cadence 高级副总裁兼ip集团总经理martin lund表示,“使用cadence ddr4 ip,相信我们的客户必将更加坚定地认为,他们的产品一定能匹配未来面向更高速度的dram。”
ddr4 phy ip已经过芯片验证,现已推向市场。
关于cadence
cadence公司成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用cadence的软件、硬件、ip、设计服务,设计和验证用于消费电子、网络和通讯设备以及计算机系统中的尖端半导体器件。公司总部位于美国加州圣荷塞市,在世界各地均设有销售办事处、设计中心和研究机构,以服务于全球电子产业。

几款史上最丑的SUV都不敢直视了!标致3008、哈弗H2、海马S5 Young
L4级别自动驾驶初创公司文远知行WeRide宣布完成B1轮融资
中科创达现场展出NB-IoT解决方案及其优秀的应用案例
香港券商备1550亿“抢”小米,证监会提出84问
遇到LED屏零线发烫现象,有什么治理措施
Cadence宣布推出基于台积电16纳米FinFET制程DDR4 PHY IP
ESC“Hello There”徽章的工作原理简介
索尼A9深度评测:会引领专业摄影领域的发展的索尼新微单!
通过脚本在阿里云安装FreePBX-14
步进电机的工作原理、功能特点及使用注意事项
2021款iPad将采用与iPad Air 3类似的设计
RY9322 PSM同步降压调节器概述及特性
提高10%燃油效率,丰田大法版太阳能车顶
思必驰AC2201M语音模组
OPPOK3上手 完全对得起硬核少年这个称号
Siri自曝今年的WWDC大会上将推出HomePod
芯闻3分钟:全国首个5G全覆盖产业园开园,最高1亿元研发补助
集成电路产业观察:芯片要“走出去”终端要“走进来”
5部最难购买的手机:魅蓝Note5、小米Note2、小米MIX、华为荣耀magic、Mate9保时捷版,买到算你厉害
高压负荷开关的工作原理