硬件乘法器是什么?

硬件乘法器是现代计算机中必不可少的一部分,其基础是加法器结构。
硬件乘法器,其基础就是加法器结构,它已经是现代计算机中必不可少的一部分。[1]乘法器的模型就是基于“移位和相加”的算法。在该算法中,乘法器中每一个比特位都会产生一个局部乘积。第一个局部乘积由乘法器的lsb产生,第二个乘积由乘法器的第二位产生,以此类推。如果相应的乘数比特位是1,那么局部乘积就是被乘数的值,如果相应的乘数比特位是0,那么局部乘积全为0。每次局部乘积都向左移动一位。
乘法器可以用更普遍的方式来表示。每个输入,局部乘积数,以及结果都被赋予了一个逻辑名称(如a1、a2、b1、b2),而这些名称在电路原理图中就作为了信号名称。在原理图的乘法例子中比较信号名称,就可以找到乘法电路的行为特性。
在乘法器电路中,乘数中的每一位都要和被乘数的每一位相与,并产生其相应的乘积位。这些局部乘积要馈入到全加器的阵列中(合适的时候也可以用半加器),同时加法器向左移位并表示出乘法结果。最后得到的乘积项在cla电路中相加。注意,某些全加器电路会将信号带入到进位输入端(用于替代邻近位的进位)。这就是一种全加器电路的应用;全加器将其输入端的任何三个比特相加。
随着乘数和被乘数位数的增加,乘法器电路中的加法器位树也要相应的增加。通过研究cla电路的特性,也可以在乘法器中开发出更快的加法阵列。
电路结构
从理论上讲,两个二进制n位操作数相乘,乘积的总宽度为2n,因此需要一个宽度为2n的移位寄存器和加法器。但在实际执行过程中,一是每个部分积的宽度和移位相加的有效宽度都为n位,从资源的利用率角度考虑,仅需n位宽度的加法器即可;二是按照先移位再相加的原理,两个n位操作数则需要2n个时钟周期才能完成整个运算,在此考虑将移位和相加两个运算步骤合并,从速度上就可在n个时钟周期内完成。
根据上述分析,8位移位相加型硬件乘法器应包括16位锁存器、8位移位寄存器、8位乘法器、8位加法器等4个组成部分。具体电路结构如图1所示。
锁存器发挥着锁存的作用,用于锁存部分和。
移位寄存器则具备移位作用,当加载信号有效时乘数将加载于8位右位寄存器,随着时钟上升沿的到来,乘数即由低位开始逐位移出。
乘法器功能类似一个特殊的与门。有两个输入端口,一个端口用于输入8位并行操作数(被乘数),另一个端口在时钟信号控制下输入由移位寄存逐步移出的串行操作数,并将这两个操作数进行与运算。
加法器用于将本次时钟脉冲控制下得到的8位部分积与锁存于锁存器高8位的前一个时钟脉冲下得到的部分和相加。

表面油污快速检测仪|油污等有机污染物残留对焊接的影响
MOS FET继电器的构成和动作原理
高通明年将发力中国市场及低端手机市场
加速上车,百度Apollo官宣文心大模型首批智舱应用探索伙伴
标致新款2008采用了新的家族式设计风格,搭载1.6L、1.2T和1.6T三款发动机,将于8月正式上市
硬件乘法器是什么?
小米max2什么时候上市?6.44英寸大屏+128GB大内存,小米Max2售价1499元起
苹果车载实时的AR导航系统曝光,AR导航是利用挡风玻璃呈现的
AMD RX5500系列曝光 对标GTX1650
通富微电希望为全球高端封测领域出一份力,并实现“经济规模三年翻一番”的战略目标
一名前端工程师的从业经历
什么是硅基氮化镓?
无偏光片OLED技术
关于特优型阻燃级屏蔽超6类线缆组件和散装线缆的性能分析和应用
TOPCon降本路径及主流量产路线分析
芝奇推出高容量内存,将在2020年Q1上市
联合创新 共生共长 | 拓维信息荣获中国联通软研院2022年度最佳攻坚合作伙伴
华为P9拥有6.6寸2K屏+4G运存,去年的旗舰机如今跌至2000元
Python3如何对CSV进行写入和读写
户外监测设备的组成及日常维护的要点