74ls160系列电路:
下图是tlc320ad75c 的adc 与mcs51 接口电路,dac 接口电路是上述电路的逆过程,
只要将8位输出锁存移位寄存器(三态、串入并出)74ls595 改成8位输入锁存移位寄存器
74ls597(三态、并入串出)即可,此处不再详述。图5与图3的画法一样,鉴于篇幅的限
制,省略掉了一些电路细节,读者应用本文中的电路时应补上。下面简单讲述一下图5所示电
路的工作过程。根据图4串行接口时序,要求利用lrcka 和sclka 生成图4(d)所示的脉
冲。在该脉冲的高电平期间20 位串行数据送到由三片74ls595 级联而成的串入并出接口电路
中;在脉冲的下降沿将74ls595 中移位寄存器中的数据传输到锁存器;在脉冲的低电平期间发
中断到mcs51 的into,mcs51 依次发出三个片选信号,读走该20 位数据,从而完成一个声
道的采集工作。因此如何产生图4(d)所示的脉冲是本电路的核心问题。在图5所示电路中,
74ls123 捕捉到的lrcka 上升沿和下降沿通过线与的方式生成图4(e)形式的极窄脉冲。在该
脉冲的低电平期间置位74ls74;两片74ls160 接成20 进制的计数器,在74ls74 输出高电平
到来时对sclka 进行计数,当计满20 个脉冲时输出一高电平脉冲,该脉冲经一非门倒相去
74ls74 的复位端。74ls74 在上述的置位与复位作用下即产生图4(f)所示的脉冲,同时在该脉
冲的低电平期间还要去清除计数器,停止计数器工作,直至该脉冲的下一个高电平到来。要指
出的是图4(f)所示脉冲比图4(d)所示的脉冲有一延迟,但只要该延迟时间小于t
sclka/2,即图4(f)所示脉冲的上升沿比转换开始后sclka 的第一个上升沿早,同步计数器
就可正确计数,不会漏掉1位串行数据。
华为杆站EasyMacro3.0成功验证
苏宁回应股权全部出质给阿里巴巴旗下公司
影响光学薄膜质量的主要因素及控制方法
万能试验机咨询:如何保养和维护试验机?
华为完成全球 88 个子公司 MetaERP 切换,全栈自主可控
74ls160系列电路
智能卡--Smart card
锂硫电池获突破 将更好地利用硫提高利用率
功能强大的t级音频放大器BCT8933
dfrobotADXL345三轴加速度传感器介绍
健身房智能魔镜重磅来袭,带你体验不一样的智能健身
法兰平面度测量仪的检测原理及技术参数
如何为MCU灵活选择NOR Flash去量产?
华为nova6系列正式亮相 登顶DxOMark自拍榜刷新最高分
HTCC:半导体封装的理想方式
自动驾驶典型计算元素特性
文博场馆主动防御型报警系统的性能特点及功能实现
三星电子向外部开发者公开可折叠手机APP Guide
联想列出Ryzen 3 2300X和Ryzen 5 2500X两款处理器的规格清单
人工智能时代需要分布式流处理吗